您当前位置:武汉飞鲸信息科技有限公司>高新认定 >

武汉市集成电路产业专项资金申报对象、申报条件解析

武汉飞鲸信息科技有限公司发布时间:2024-03-22

武汉市集成电路产业专项资金申报对象、申报条件解析

武汉市集成电路产业专项资金申报对象、申报条件解析如下,武汉市的集成电路企业和集成电路设计企业可以了解一下,有想要申请补贴的朋友欢迎致电咨询。

(业务范围:工商财税、股权设计、专利商标版权软著、项目申报、软件开发、各类标准制定(参编)、审计报告、可研报告、商业计划书、科技成果评价、资质认证等企业服务平台)

政策条款及执行标准

(一)支持对象

支持对象为集成电路企业和集成电路设计企业。集成电路企业是指主营业务为集成电路设计、制造、封测、设备、材料的企业。集成电路设计企业是指主营业务为集成电路设计的集成电路企业。集成电路企业和集成电路设计企业应符合国家、省、市环保、安全生产、产品质量等要求。

(二)申报条件

1.流片补贴(武政规〔2020〕18号文第四条)申报条件:

(1)集成电路设计企业,在申报年度内进行全掩膜(Full Mask)首轮流片,可申请Full Mask首轮流片补贴。流片产品须获得集成电路布图设计登记证书。

(2)集成电路设计企业,在申报年度内进行多项目晶圆(MPW)首轮流片,可申请MPW首轮流片补贴。

(3)流片费用具体包括:掩膜版制作费、用于首轮流片的晶圆购置费(不高于12片晶圆)、制造端IP授权费、测试加工费等。

(4)Full Mask、MPW首轮流片合同是由集成电路设计企业与集成电路制造企业(或全资子公司)、代流片企业签订的。

2.设计费用补贴(武政规〔2020〕18号文第五条)申报条件:

(1)集成电路设计企业,在申报年度内直接购买IP、EDA并用于研发,可申请补贴。

(2)集成电路设计企业,在申报年度内复用、共享第三方集成电路(IC)设计平台的IP设计工具软件或测试分析系统,可申请补贴。

3.集成电路公共服务平台建设运营奖补(武政规〔2020〕18号文第六条)申报条件:

(1)集成电路企业,在申报年度内建设或运营集成电路公共服务平台的,可申请奖补。平台须经市级以上(含)科技、发改、经信部门认定。

(2)平台主要为中小型集成电路企业提供EDA工具和IP核、设计解决方案、流片、封测服务、测试验证设备等5种以上芯片研发支撑服务,具有公共性、开发性和资源共享性。

(3)申报企业投入平台建设和运营的自有资金不低于总投资的30%,且有能力为平台的后续建设提供资金;政府补贴资金不得用于流动资金和纳入财政经费保障人员的工资性支出。

4.销售奖励(武政规〔2020〕18号文第七条)申报条件及奖励标准:

(1)集成电路企业,销售自主研发设计的芯片,且单款芯片在申报年度内销售金额累计超过500万元的,可申请奖励。

(2)集成电路企业,销售自主研发设计、生产制造的集成电路设备或材料,且单款产品在申报年度内销售金额累计超过300万元的,可申请奖励。

(3)集成电路设计企业,在申报年度内销售自主研发设计的EDA软件产品的,可申请奖励。

(4)企业销售的芯片须在申报前取得集成电路布图设计专有权,销售的其他产品须拥有自主知识产权。

(5)单个企业在政策有效期内奖励总额最高不超过1000万元。

5.贷款贴息(武政规〔2020〕18号文第九条)申报条件:

(1)集成电路企业,在申报年度内为扩大研发、生产而新增的银行商业贷款(不包括企业获得的政策性银行贷款)的,可申请贴息。

(2)企业上一年度的集成电路主营业务收入占企业收入总额的比例不低于60%。

(三)项目申报

1.申报流程

(1)发布通知。市经信局每年定期发布资金申报通知。

(2)组织申报。各区(开发区)经信部门在本辖区范围内转发市经信局通知,并组织企业开展相关申报工作。

2.申报提供资料

(1)企业营业执照复印件。

(2)企业申报相关项目的情况介绍。

(3)企业或平台前两年度财务审计报告。

(4)企业申报项目涉及实际发生费用的财务资料。

(5)企业申报项目涉及的相关佐证材料(如知识产权、平台资质、产品型号、借款利息结算等)。

(6)申报企业对申报材料的真实性及不重复申请承诺书。

(7)企业曾获得市级相关财政资金支持明细的文件。

(8)市经信局要求的其他材料。

(9)当某项申报资料中合同、发票、转账凭证中的金额不一致时,以转账凭证中的实际打款金额为准。

(四)项目审核

1.受理初审。各区(开发区)经信部门按照《管理办法》对企业申报材料的合规性、真实性、完整性进行初审。

2.查重。由各区(开发区)经信部门协请本区财政部门,对申报项目是否通过其它渠道获得过市级财政支持进行审核。

3.第三方专业机构评审。市经信局统一选聘1家第三方集成电路专业咨询机构和1家第三方审计机构。各区(开发区)经信部门根据选聘结果,组织开展对项目的第三方专业机构评审,由选聘产生的2家第三方专业机构联合开展评审工作。

4.项目拟定。由各区(开发区)经信部门依据第三方专业机构的评审意见和审计报告,确定本辖区资金拟支持的项目及金额并行文上报至市经信局。市经信局按照10%比例对拟支持项目抽查复核,协请市直有关部门核查拟奖补企业是否满足环保、安全生产、产品质量、“一事一议”政策等符合性条件,并进行项目查重。市经信局根据项目抽查复核、符合性审查、项目查重等情况,汇总所有审核通过的申报项目,认定形成拟予以资金支持的项目清单。

(五)资金计划与拨付

1.资金计划。市经信局对照项目认定形成的项目清单,根据当年专项资金预算额度统筹拟订每个项目的支持金额,提出资金拨付计划建议,经市经信局党组集体研究通过后予以公示,根据公示情况形成最终资金拨付计划。

2.资金拨付。市经信局发布拨付通知,区经信部门根据最终资金拨付计划收集整理项目支持对象的指定账户信息并提交市经信局;市经信局按照市财政专项资金管理的相关要求及时将资金拨付至项目承担企业。

(六)附则

1.企业依托同一项目享受多项市级政策的,或同一企业符合《管理办法(2023年修订版)》多项条款的,按就高、不重复原则落实。享受市级和区级“一事一议”政策的集成电路企业,不再享受《管理办法(2023年修订版)》。同一企业在政策有效期内享受《管理办法(2023年修订版)》中奖补政策不超过3年次。

2.《管理办法(2023年修订版)》由市经信局负责解释,自2023年10月19日起实施,有效期至2025年11月21日。《武汉市集成电路产业发展若干政策专项资金管理办法(2022年修订版)》(武经信规〔2022〕4号)》同时废止。

四、新旧政策差异及注意事项

《管理办法(2023年修订版)》主要对《管理办法(2022年修订版)》中5处内容进行修改,具体如下:

(一)聚焦政策支持方向

将《管理办法》第二章原第六条“本办法重点支持方向”删除,将政策支持方向调整为集成电路(IC)领域,取消了对光芯片、MEMS芯片等非集成电路领域芯片的支持。

(二)调整流片补贴的力度

参照厦门市集成电路支持政策,将《管理办法》第四章第七条第四款中“不高于25片晶圆”修改为“不高于12片晶圆”。降低首轮工程流片补贴的补贴资金基数,将首轮工程流片晶圆购置费的晶圆数量由不高于25片调整为不高于12片。

(三)调整芯片销售奖励申报条件

新增《管理办法》第四章第十条第七款,增加芯片销售奖励的申报条件,一是申报企业上一年度营收同比增速不小于30%。二是申报奖励的销售产品在技术、性能方面须具有较强的创新性。

新增《管理办法》第四章第十条第八款,增加设备、材料销售奖励的申报条件,要求申报销售奖励的设备、零部件和材料在技术、性能方面须具有较强的创新性。

(四)取消对享受区级“一事一议”企业的支持

修改《管理办法》第八章第二十条,将“享受市级‘一事一议’政策的集成电路企业”修改为“享受市级或区级‘一事一议’政策的集成电路企业”。享受区级“一事一议”政策的集成电路企业,不再享受本办法。增加政策支持的精准性,不再对区级重点支持的企业给予奖补支持。

(五)减少对企业的多环节支持和重复多年支持

《管理办法》第八章第二十一条新增“同一企业同一年度内按就高原则只享受本办法任意一项条款”,由原来的可从“研发”、“销售”、“贷款”等多环节支持优化调整为侧重投入较大的一项支持。新增“同一企业在政策有效期内享受本管理办法中奖补政策不超过3年次”,对于已享受3年市级政策的企业,将不再支持其申报奖补项目。

五、关键词、专业术语解释

(一)流片

在集成电路设计和生产流程中,设计厂商一般会将集成电路设计的最终结果(集成电路版图数据)交给代工厂(Foundry)来制造芯片,这个环节叫做流片。

(二)掩膜版

代工厂根据集成电路版图对半导体晶圆进行加工,加工过程就是把版图(包括形状、尺寸、层次)复制到晶圆中,其原理类似于胶片照相机的成像和冲洗过程,其中用到大量的各种形状的遮光罩,这些遮光罩称为掩膜版(Mask)。

(三)全掩膜流片

全掩膜(Full Mask)流片是集成电路的一种流片方式,是将整个晶圆制造过程中的全部掩膜版都为某个芯片所用,成本很高。只有在设计完全有把握成功并且准备大批量生产、商用的时候,才会采用这种方式。

(四)多项目晶圆流片

多项目晶圆(Multi Project Wafer)流片,简称为MPW流片,是集成电路的另一种流片方式,是将多个使用相同工艺的集成电路设计放在同一晶圆片上流片,制造完成后,每个设计可以得到数十片芯片样品,成本小但极大地降低了产品开发风险。新产品的开发研制初期,并不需要将芯片规模商用,只需要生产少量芯片来验证其设计结果,往往采用这种方式。

(五)IP

全称知识产权核(intellectual property core),是指某一方提供的、形式为逻辑单元、芯片设计的可重用模块。IP通常已经通过了设计验证,设计人员以IP为基础进行设计,可以缩短设计所需的周期。具有复杂功能和商业价值的IP一般具有知识产权。Foundry IP指由代工厂提供的用于流片环节的IP模块。

(六)EDA

即电子设计自动化(Electronic Design Automation),就是以计算机为工具,设计者在EDA设计软件上,用硬件描述语言完成设计文件,然后由计算机自动完成逻辑编译、化简、分割、综合、优化、布局、布线和仿真,直至对于特定目标芯片的适配编译、逻辑映射和编程下载等工作。EDA设计软件,极大地提高了集成电路设计的效率,减轻了设计者的劳动强度。